

# Universidad Autónoma de Zacatecas Unidad Académica de Ingeniería Eléctrica



Programa Académico de Ingeniería en Robótica y Mecatrónica Microcontroladores

# ARQUITECTURA MICRO\_UAZ\_8BITS\_2020

#### Docente:

Dr. Remberto Sandoval Aréchiga

Equipo: Patriarcado Team

Hernández Pérez José Humberto

Salazar Ortega Enrique

Castro Pérez Juan Uriel

Martínez Quiroz Jesús

Ruiz Carrillo Ulises

Grupo

5to "A"

Fecha de Entrega: 18 noviembre 2020

# Índice

| Indice                            | 2  |
|-----------------------------------|----|
| Resumen                           | 5  |
| Introducción                      | 6  |
| Microcontroladores                | 6  |
| Arquitectura Harvard              | 6  |
| Instrucción RISC                  | 7  |
| Sistema digital                   | 7  |
| FPGA                              | 7  |
| Verilog                           | 8  |
| Circuitos combinacionales         | 8  |
| Circuitos Secuenciales            | 8  |
| Set de Instrucciones              | 9  |
| Arquitectura                      | 10 |
| Unida de Control                  | 11 |
| Descripción de Señales de Entrada | 11 |
| Descripción de Señales de Salida  | 12 |
| Descripción Funcional             | 13 |
| Banco de Registros                | 16 |
| Descripción de Señales de Entrada | 16 |
| Descripción de Señales de Salida  | 17 |
| Descripción Funcional             | 18 |
| ALU                               | 19 |
| Descripción de Señales de Entrada | 19 |
| Descripción de Señales de Salida  | 20 |
| Descripción Funcional             | 20 |
| Unidad de Saltos                  | 22 |
| Descripción de Señales de Entrada | 22 |
| Descripción de Señales de Salida  | 23 |
| Descripción Funcional             | 23 |
| Control de Bus                    | 25 |
| Descripción de Señales de Entrada | 25 |

| Descripcion de Senaies de Salida  | 26 |
|-----------------------------------|----|
| Descripción Funcional             | 27 |
| Mux1                              | 28 |
| Descripción de Señales de Entrada | 28 |
| Descripción de Señales de Salida  | 29 |
| Descripción Funcional             | 29 |
| ConNum                            | 30 |
| Descripción de Señales de Entrada | 30 |
| Descripción de Señales de Salida  | 30 |
| Descripción Funcional             | 31 |
| Implementación y Simulación       | 32 |
| Microcontrolador de 8 Bits        | 32 |
|                                   | 34 |
| Unidad de Control                 | 35 |
| Banco de Registros                | 38 |
| Unidad de Saltos                  | 40 |
| ALU                               | 42 |
|                                   | 44 |
| Control de Bus                    | 45 |
| Mux1                              | 47 |
| ConNum                            | 49 |
|                                   | 49 |
| Conclusión                        | 50 |
| Referencias                       | 51 |
| Apéndice A Códigos en Verilog     | 52 |
| Micro_UAZ_8Bits_2020              | 52 |
| Unidad_de_Control                 | 55 |
| Banco_de_Registros                | 58 |
| ALU                               | 59 |
| Unidad_de_Saltos                  | 61 |
| Control_de_Bus                    | 63 |
| Mux1                              | 65 |
|                                   |    |

|   | ConNum                  | . 66 |
|---|-------------------------|------|
| ١ | péndice B Testbench     | 67   |
|   | Micro_UAZ_8Bits_2020_TB | 67   |
|   | Unidad_de_Control_TB    | 69   |
|   | Banco_de_Registros_TB   |      |
|   | Unidad_de_Saltos_TB     | 72   |
|   | Control_de_Bus_TB       | . 74 |
|   | ALU_TB                  | 75   |
|   | Mux1_TB                 | 76   |
|   | ConNum_TB               | 77   |

### Resumen

El microcontrolador elaborado en este proyecto fue elaborado a partir de un diagrama de caja negra y del set de instrucciones ya definidos. A partir del análisis de cada una de las instrucciones que componen al set de instrucciones es que comenzamos a definir cada uno de los componentes necesarios para poder realizar dichas instrucciones, una vez deducidos los componentes necesarios establecimos las conexiones entre los buses que unen cada componente y de esta manera obtener un diagrama de caja blanca que sea capaz de cumplir con lo establecido en el set de instrucciones.

El siguiente paso que se realizó, fue definir los diagramas de caja negra y descripción funcional, así como las descripciones de entradas y salidas de cada uno de los componentes que conforman a nuestro microcontrolador siendo estos la unidad de control, el banco de registros, la unidad aritmética lógica, unidad de saltos, control de bus, un multiplexor y un bloque llamado ConNum. Posteriormente se realizó la codificación en el software de vivado a partir de la descripción funcional, así mismo elaboramos los bancos de pruebas para verificar que cada uno de los componentes cumpliera con su función. Finalmente se realizó el código top del diseño donde se conectan todos los buses de los componentes y se provo su funcionamiento mediante un banco de pruebas de todo el microcontrolador

### Introducción

#### **Microcontroladores**

Es un circuito integrado de alta escala de integración que incorpora la mayor parte de los elementos que configuran un controlador y que contiene todos los componentes fundamentales de un ordenador, aunque de limitadas prestaciones y que se suele destinar a gobernar una sola tarea. En su memoria sólo reside un programa que controla en funcionamiento de una tarea determinada, sus líneas de entrada/salida se conectan a los sensores y actuadores del dispositivo a controlar y, debido a su pequeño tamaño, suele ir integrado en el propio dispositivo al que gobierna.

### Arquitectura Harvard

La organización del computador según el modelo Harvard, básicamente, se distingue del modelo Von Neumann por la división de la memoria en una memoria de instrucciones y una memoria de datos, de manera que el procesador puede acceder separada y simultáneamente a las dos memorias.



Figura 1. Arquitectura Harvard.

El procesador dispone de un sistema de conexión independiente para acceder a la memoria de instrucciones y a la memoria de datos. Cada memoria y cada conexión pueden tener características diferentes; por ejemplo, el tamaño de las palabras de memoria (el número de bits de una palabra), el tamaño de cada memoria y la tecnología utilizada para implementarlas.

#### Instrucción RISC

Se trata de un tipo de procesador especialmente rápido que utiliza una tecnología del tipo pipeline muy desarrollada, lo que le faculta para operar con un alto nivel de simultaneidad. Este tipo de procesadores son lo contrario de los denominados CISC, mucho más comunes. Las características comunes a todos los procesadores RISC, fuente de sus capacidades de altas prestaciones son: Modelo de conjunto de instrucciones Load/Store que significa: Cargar-Almacenar. Sólo las instrucciones Load/Store acceden a memoria; las demás operaciones en un RISC, tienen lugar en su gran conjunto de registros. Ello simplifica el direccionamiento y acorta los tiempos de los ciclos de la CPU.

### Sistema digital

Un sistema digital es cualquier sistema que permita crear, decodificar, transmitir o guardar información que se encuentra representada en cantidades tan restringidas que sus señales de entrada y salida solo admiten valores discretos. Los valores discretos son variables que no aceptan cualquier valor, sino solo aquellos que pertenezcan a su conjunto, por tanto, son finitos. En este sentido, un sistema digital es todo dispositivo que manipule datos mediante dígitos que casi siempre están representados con el código binario. El sistema binario solo admite ceros (0) y unos (1) como valores, por lo tanto, se trata de valores discretos. Actualmente, los sistemas digitales se encuentran incorporados en dispositivos magnéticos, electrónicos y mecánicos.

### **FPGA**

FPGA son las siglas en inglés de matriz de puertas programables en campo. Esencialmente, un FPGA es un circuito de hardware que un usuario puede programar para realizar una o más operaciones lógicas. Yendo un paso más allá, los FPGA son circuitos integrados, o IC, que son conjuntos de circuitos en un chip, esa es la parte de la "matriz". Esos circuitos, o matrices, son grupos de puertas lógicas programables, memoria u otros elementos. Los FPGA brindan beneficios a los diseñadores de muchos tipos de equipos electrónicos, que van desde redes de energía inteligente, navegación de aeronaves, asistencia al conductor de automóviles, ultrasonidos médicos y motores de búsqueda de centros de datos, solo por nombrar algunos.

### Verilog

Verilog es un lenguaje de descripción de hardware (HDL, del Inglés Hardware Description Language) usado para modelar sistemas electrónicos. El lenguaje, algunas veces llamado Verilog HDL, soporta el diseño, prueba e implementación de circuitos analógicos, digitales y de señal mixta a diferentes niveles de abstracción.

### Circuitos combinacionales

Estos circuitos se desarrollaron usando puertas lógicas AND, OR, NOT, NAND y NOR. Estas puertas lógicas son bloques de construcción de circuitos combinacionales. Un circuito combinacional consta de variables de entrada y variables de salida. Dado que estos circuitos no dependen de la entrada anterior para generar ninguna salida, se les llama circuitos lógicos combinacionales. Un circuito combinacional puede tener un número n de entradas y un número m de salidas. En los circuitos combinacionales, la salida en cualquier momento es una función directa de las entradas externas aplicadas.



Figura 2. Circuito Combinacional.

#### Circuitos Secuenciales

Un circuito secuencial se especifica mediante una secuencia de tiempo de entradas, salidas y estados internos. La salida de un circuito secuencial depende no solo de la combinación de las entradas presentes sino también de las salidas anteriores. A diferencia de los circuitos combinacionales, los circuitos secuenciales incluyen elementos de memoria con circuitos combinacionales. A partir de los temas anteriormente mencionados es necesario resaltar la



Figura 3. Circuito Secuencial.

importancia que tiene para un ingeniero en el campo de la electrónica conocer acerca del diseño de sistemas digitales. Con la implementación de la siguiente practica se tiene como objetivo el diseñar un controlador de display de 7 segmentos aplicando la metodología top down en el diseño de diagramas, elaboración de código e implementación, para la posterior

observación de su funcionamiento a través de la FPGA Basys 3.

### Micro UAZ 8Bits 2020 v0.02



Diagrama 1. Caja Negra de Microcontrolador.

### Set de Instrucciones

| Instruction | Arguments | Description                                           | Comments                                                                                                                                                       |
|-------------|-----------|-------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| LOAD        | RX,#NUM   | Load #Num to register X                               | #Num is 3 bits [0,7]                                                                                                                                           |
| LOAD        | RX,[RY]   | Load data at address [RY] from memory                 | RY and RX are 3 bits[0,7]                                                                                                                                      |
| STORE       | #NUM      | Store #Num to [RX] address memory                     | #Num is 3 bits [0,7]                                                                                                                                           |
| STORE       | [RX],RY   | Stores data at Register RY in [RX] memory address     | RY and RX are 3 bits [0,7]                                                                                                                                     |
| MOVE        | RX,RY     | Move data form register RY to RX                      | RY and RX are 3 bits [0,7]                                                                                                                                     |
| МАТН        | RX,OP     | DO MATH OPERATION WITH RX,<br>AND STORES RESULT IN R0 | OP: 0: R0=R0+RX 1: R0=R0-RX 2: R0= R0< <rx 3:="" r0="R0">&gt;RX 4: R0=~RX 5: R0=R0&amp;RX 6: R0 = R0 RX 7: R0=R0^RX</rx>                                       |
| JUMP        | [RX],COND | JUMP PC TO [RX] ADDRESS IF<br>COND IS TRUE            | COND: 0:NO CONDITION 1: NO CONDITION SAVE PC IN R7 2:Z FLAG IS TRUE 3:Z FLAG IS FALSE 4: C FLAG IS TRUE 5: C FLAG IS TRUE 6: N FLAG IS TRUE 7: N FLAG IS FALSE |
| NOP         |           | NO OPERATION                                          |                                                                                                                                                                |

Tabla 1. Set de Instrucciones.

# Arquitectura



Diagrama 2. Caja Blanca de Microcontrolador.

Fecha de Entrega: 18 noviembre 2020

### Unida de Control



Diagrama 3. Unidad de Control.

#### Descripción de Señales de Entrada

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                                                                                |
|--------------------|------------------|------------------------------------------------------------------------------------------------------------|
| i_Instrucciones    | 9                | Bus que se encarga de transferir las instrucciones desde la<br>memoria de instrucciones para su ejecución. |

Tabla 2. Descripción de Señales de Entrada.

Fecha de Entrega: 18 noviembre 2020

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                                                                                                                                                                                                        |
|--------------------|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Control_Salida     | 2                | Señal de salida encargada de controlar al control de bus. Es<br>la encargada de indicar al control de bus si los datos<br>provenientes del banco de registros serán enviados a través de<br>o_Bus_Datos_S o o_Bus_Direccion_Datos. |
| Num                | 3                | Señal que contiene al valor de num en 3 bit.                                                                                                                                                                                       |
| Selec              | 3                | Señal que permite seleccionar el dato que entra al banco de<br>registros para escribirse en algún registro.                                                                                                                        |
| RegXY              | 6                | Permite seleccionar los registros que van a ser leídos.<br>los 3 bits más significativos determinan a RX y los 3 bit menos<br>significativos corresponden a RY.                                                                    |
| R_W                | 3                | Permite seleccionar al registro en el que se va a escribir un<br>dato.                                                                                                                                                             |
| E_N                | 1                | Señal que controla la acción a realizar en el banco de<br>registros ya sea hacer una escritura en un registro, mover el<br>dato de un registro a otro o no hacer nada.                                                             |
| Operación          | 4                | Señal que indica a la ALU la operación que se va a realizar<br>mediante los 3 bit menos significativos. El bit más<br>significativo permite habilitar al ALU                                                                       |
| Condicion          | 4                | Señal que indica a la Unidad de Saltos la Condición a evaluar<br>mediante los 3 bit menos significativos. El bit más<br>significativo permite resetear al PC.                                                                      |

Tabla 3. Descripción de Señales de Salida.

#### Descripción Funcional

```
Inicio
2
     //Entradas y salidas
3
     Entrada [8:0] i_Instrucciones,
4
     Salida [1:0] Control_Salida,
5
     Salida [2:0] Num,
6
     Salida [2:0] Selec,
7
     Salida [5:0] RegXY,
8
     Salida [2:0] R_W,
9
     Salida E_N,
10
     Salida [3:0] Operacion,
11
     Salida [3:0] Condicion;
12
13
     case(i_Instricciones[8:6])
14
     Caso 1:
15
            E N \leq 1;
16
             R_W \le i_{Instricciones[5:3]};
17
             Selec <= 3'b010;
18
            Num \le i_{Instricciones[2:0]};
19
             Condicion <= 4′b0000;
20
             Operacion \le 4'b0000;
21
             Control\_Salida \le 2'b00;
22
             RegXY <= 6'b0000000;
23
24
     Caso 2:
25
            E_N <= 1;
26
            R_W \le i_{Instricciones[5:3]};
27
             Selec <= 3'b001;
28
            Num <= 3'b000;
29
             Condicion <= 4'b0000;
30
             Operacion <= 4'b0000;
31
             Control\_Salida \le 2'b01;
32
             RegXY[5:3] <= 3'b000;
33
             RegXY[2:0] \le i_Instricciones[2:0];
34
35
     Caso 3:
36
            E N \leq 0;
37
             R_W <= 3'b000;
38
             Selec <= 3'b111;
```

```
39
            Num \le i_{Instricciones[2:0]};
40
            Condicion <= 4'b0000;
41
            Operacion \le 4'b0000;
42
            Control\_Salida \le 2'b10;
43
            RegXY[5:3] \le i_Instricciones[5:3];
44
            RegXY[2:0] <= 3'b000;
45
     Caso 4:
46
47
            E_N <= 0;
48
            R_W <= 3'b000;
49
            Selec <= 3'b111;
50
            Num <= 3'b0000;
51
            Condicion <= 4'b0000;
52
            Operacion \le 4'b0000;
53
            Control\_Salida \le 2'b11;
54
            RegXY \le i\_Instricciones[5:0];
55
56
     Caso 5:
57
            E_N <= 1;
58
            R_W \le i_{Instricciones[5:3]};
59
            Selec <= 3'b100;
60
            Num <= 3'b0000;
61
            Condicion <= 4'b0000;
62
            Operacion \le 4'b0000;
63
            Control\_Salida \le 2'b00;
64
            RegXY[5:3] <= 3'b000;
65
            RegXY[2:0] \le i_Instricciones[2:0];
66
67
     Caso 6:
68
            E_N <= 1;
69
            R_W <= 3'b000;
70
            Selec <= 3'b011;
71
            Num <= 3'b0000;
72
            Condicion <= 4'b0000;
73
            Operacion[2:0] \le i\_Instricciones[2:0];
74
            Operacion[3] <= 1;
75
            Control\_Salida \le 2'b00;
76
            RegXY[5:3] \le i_Instricciones[5:3];
77
            RegXY[2:0] <= 3'b000;
78
79
     Caso 7:
```

```
R_W <= 3'b111;
80
81
            Num <= 3'b000;
82
            Condicion[2:0] \le i_Instricciones[2:0];
83
            Condicion[3] \le 1;
84
            Operacion <= 4'b0000;
85
            Control\_Salida \le 2'b00;
86
            RegXY[5:3] \le i_Instricciones[5:3];
87
            RegXY[2:0] <= 3'b000;
88
            if(i\_Instricciones[2:0] == 2'b001)
89
                   E_N <= 1;
90
                   Selec \le 0;
91
            else
92
            E_N <= 0;
93
            Selec \le 7;
94
95
            end
96
     Otro Caso
97
            E_N \le 0;
            R_W \le 3'b000;
98
99
            Selec <= 3'b111;
100
            Num \le 3'b000;
101
            Condicion <= 4'b0000;
102
            Operacion <= 4'b0000;
103
            Control_Salida <= 2'b00;
            RegXY <= 6'b000000;
104
105
106 Fin
```

Pseudocódigo 1. Unidad de Control.

# Banco de Registros



Diagrama 4. Banco de Registros.

### Descripción de Señales de Entrada

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                                                                                                                                            |
|--------------------|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Dat                | 8                | Transfiere los 8 bits que va a ser almacenados en el banco de registros.                                                                                               |
| RegXY              | 6                | Permite seleccionar los registros que van a ser leídos.<br>los 3 bits más significativos determinan a RX y los 3 bit menos<br>significativos corresponden a RY.        |
| R_W                | 3                | Permite seleccionar al registro en el que se va a escribir un<br>dato.                                                                                                 |
| E_N                | 1                | Señal que controla la acción a realizar en el banco de<br>registros ya sea hacer una escritura en un registro, mover el<br>dato de un registro a otro o no hacer nada. |
| Clk                | 1                | Entrada de referencia en el tiempo, debe ser una señal<br>periódica con una frecuencia de 100MHz.                                                                      |
| Rst                | 1                | Señal de Entrada que restaura el sistema a una configuración<br>inicial de los registros, memoria, etc.                                                                |

Tabla 4. Descripción de Señales de Entrada.

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                                                  |
|--------------------|------------------|------------------------------------------------------------------------------|
| RY                 | 8                | Señal de salida que permite la transferencia de datos de RY<br>hasta la ALU. |
| RX                 | 8                | Señal de salida que permite la transferencia de datos de RY<br>hasta la ALU. |

Tabla 5. Descripción de Señales de Salida

### Descripción Funcional

```
Inicio
2
    //Entradas y salidas
3
    Entrada Clk,
4
    Entrada Rst,
5
    Entrada [7:0] Dat,
    Entrada [5:0] RegXY,
    Entrada [2:0] R_W,
8
    Entrada E_N,
    Salida [7:0] RX,
10 Salida [7:0] RY;
11
    );
12
13
    reg [7:0] Registro[0:7];
14
15
    Cada flanco positivo de reloj
16
17 Si Rst = 1
18 Registro[0] \leq 0;
19 Registro[1] \leq 0;
20 Registro[2] \le 0;
21 Registro[3] \leq 0;
22 Registro[4] \leq 0;
23 Registro[5] \le 0;
24 Registro[6] \leq 0;
25 Registro[7] \le 0;
26
27 Si(E_N = 1)
28 Registro[R_W] \le Dat;
29
30 asignacion RX = Registro[RegXY[5:3]];
    asignacion RY = Registro[RegXY[2:0]];
    Fin
```

Pseudocódigo 2. Banco de Registros.

# ALU



Diagrama 5. ALU

### Descripción de Señales de Entrada

| Nombre de la señal | Tamaño (bits) | Descripción                                                                                                                                                                 |
|--------------------|---------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| RX                 | 8             | Señal de entrada que permite la transferencia de<br>datos de RX hasta la ALU .                                                                                              |
| RO                 | 8             | Señal de entrada que permite la transferencia de<br>datos de R0 hasta la ALU.                                                                                               |
| Operacion          | 4             | Señal de entrada que indica la operación que se va<br>a realizar con los 3 bits menos significativos y<br>habilita la ALU a través del bit sobrante o más<br>significativo. |

Tabla 6. Descripción de Señales de Entrada.

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                                                             |
|--------------------|------------------|-----------------------------------------------------------------------------------------|
| Resultado          | 8                | Señal que transporta el resultado obtenido de las<br>operaciones realizadas por el ALU. |
| Banderas           | 3                | Indica el tipo de bandera obtenida de la operación<br>realizada en el ALU.              |

Tabla 7. Descripción de Señales de Salida.

### Descripción Funcional

```
Inicio
     //Entradas y salidas
2
3
     Entrada [7:0] RX,
     Entrada [7:0] R0,
4
5
     Entrada [3:0] Operacion,
6
     Salida [7:0] Resultado,
     Salida [2:0] Banderas);
9
      reg [8:0] A Resultado = 0;
10
        Si(Operacion[3] == 1)
11
          Caso (Operacion[2:0])
12
            Caso 0:
13
              AResultado \le R0 + RX;
14
15
            Caso 1:
16
              AResultado <= R0 - RX;
17
18
            Caso 2:
19
              AResultado[7:0] <= R0 << RX;
20
```

```
21
             Caso 3:
               AResultado \le R0 >> RX;
22
23
             Caso 4:
24
               AResultado <= \sim RX;
25
26
             Caso 5:
27
               AResultado \le R0 \& RX;
28
29
             Caso 6:
30
               AResultado \le R0 / RX;
31
32
             Caso 7:
33
               AResultado \le R0 \land RX;
34
           Fin del caso
35
        De lo contrario
36
          AResultado <= AResultado;
37
38
        asignación Resultado = AResultado [7:0];
39
        asignación\ Banderas[0] = \&(\sim AResultado);
40
        asignación\ Banderas[1] = AResultado[8];
41
        asignación Banderas[2] = AResultado[7];
42
      Fin
```

Pseudocódigo 3. ALU.

# Unidad de Saltos



Diagrama 6. Unidad de Saltos.

#### Descripción de Señales de Entrada

| Descripción de Senales de Entrada |                  |                                                                                                                                                                                |
|-----------------------------------|------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Nombre de la señal                | Tamaño<br>(bits) | Descripción                                                                                                                                                                    |
| Clk                               | 1                | Entrada de referencia en el tiempo, debe ser una señal<br>periódica con una frecuencia de 100MHz.                                                                              |
| Rst                               | 1                | Señal de Entrada que restaura el sistema a una configuración<br>inicial de los registros, memoria, etc.                                                                        |
| Direccion_de_salto                | 8                | Señal por la cual se transfieren los datos de RX hacia la<br>unidad de saltos.                                                                                                 |
| Banderas                          | 3                | Indica el tipo de bandera obtenida de la operación realizada<br>en el ALU.                                                                                                     |
| Condicion                         | 4                | Señal que indica a la Unidad de Saltos la Condición a evaluar<br>mediante los 3 bit menos significativos. El bit más<br>significativo permite habilitar a la Unidad de Saltos. |

Tabla 8. Descripción de Señales de Entrada.

| Nombre de la señal              | Tamaño<br>(bits) | Descripción                                                                                                                                 |
|---------------------------------|------------------|---------------------------------------------------------------------------------------------------------------------------------------------|
| o_Bus_Direcciones_Instrucciones | 8                | Señal que se encarga de enviar el contenido del PC<br>(dirección de la siguiente instrucción a ejecutar), a la<br>memoria de instrucciones. |

Tabla 9. Descripción de Señales de Salida

#### Descripción Funcional

```
Inicio
2
     //Entradas y salidas
3
     Entrada Clk,
4
     Entrada Rst,
     Entrada [7:0] Direccion_de_Salto,
     Entrada [2:0] Banderas,
     Entrada [3:0] Condicion,
8
     Salida reg [7:0] o_Bus_Direcciones_Instrucciones;
10
     Cada flanco positivo de reloj
11
12
        Si Rst = 1
13
           o_Bus_Direcciones_Instrucciones <= 0;</pre>
14
15
16
         Si(Condicion[3] == 1)
17
            case (Condicion[2:0])
18
               Caso 0:
19
                 o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
20
21
               Caso 1:
22
                 o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
23
24
25
                    Si(Banderas[0] = 1)
26
                       o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
27
28
                       o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
29
30
               Caso 3:
31
                    Si\ (Banderas[0]=0)
32
                       o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
33
34
                       o_Bus_Direcciones_Instrucciones <= o_Bus_Direcciones_Instrucciones + 1;
35
36
               Caso 4:
37
                    Si(Banderas[1]=1)
                       o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
38
                    Si no
```

```
41
                       o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
42
               Caso 5:
43
                   Si(Banderas[1]=0)
44
                       o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
45
                   Si no
46
                       o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
47
48
               Caso 6:
49
                   Si(Banderas[2]=1)
50
                       o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
51
                   Si no
52
                       o_Bus_Direcciones_Instrucciones <= o_Bus_Direcciones_Instrucciones + 1;
53
54
               Caso 7:
55
                   Si(Banderas[2]=0)
56
                       o\_Bus\_Direcciones\_Instrucciones <= Direccion\_de\_Salto;
57
58
                       o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
59
60
            Fin del Caso
61
         Si no
62
            o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
63
     Fin
```

Pseudocódigo 4. Unidad de Saltos.

# Control de Bus



Diagrama 7. Control de Bus.

#### Descripción de Señales de Entrada

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                                                                                                                                                                                                         |  |
|--------------------|------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Clk                | 1                | Entrada de referencia en el tiempo, debe ser una señal<br>periódica con una frecuencia de 100MHz.                                                                                                                                   |  |
| Rst                | 1                | Señal de Entrada que restaura el sistema a una<br>configuración inicial de los registros, memoria, etc.                                                                                                                             |  |
| Control_Salida     | 2                | Señal de salida encargada de controlar al control d<br>bus. Es la encargada de indicar al control de bus s<br>los datos provenientes del banco de registros<br>serán enviados a través de o_Bus_Datos_S o<br>o_Bus_Direccion_Datos. |  |
| Num8b              | 8                | Transporta el valor de num contenido en 8 bits                                                                                                                                                                                      |  |

| RX | 8 | Señal de entrada que permite la transferencia de<br>datos de RX hasta el control de bus |
|----|---|-----------------------------------------------------------------------------------------|
| RY | 8 | Señal de entrada que permite la transferencia de<br>datos de RY hasta el control de bus |

Tabla 10. Descripción de Señales de Entrada.

| Nombre de la señal    | Tamaño<br>(bits) | Descripción                                                              |  |
|-----------------------|------------------|--------------------------------------------------------------------------|--|
| o_Bus_Datos_S         | 8                | Señal de salida encargada de enviar datos hacia<br>a la memoria de datos |  |
| o_Bus_Direccion_Datos | 8                | Señal de salida que se encarga de enviar la<br>dirección de memoria      |  |
| o_Lectura_Escritura   | 1                | Controla la escritura o lectura en la memoria                            |  |

Tabla 11. Descripción de Señales de Salida.

#### Descripción Funcional

```
Inicio
2
    //Entradas y salidas
3
    Entrada Clk,
4
    Entrada Rst,
5
    Entrada [1:0] Control_Salida,
6
    Entrada [7:0] Num8b;
    Entrada [7:0] RX,
8
    Entrada [7:0] RY,
    Salida reg [7:0] o_Bus_Datos_S,
    Salida reg [7:0] o_Bus_Direccion_Datos,
10
11
    Salida reg o_Lectura_Escitura);
12
13
    Cada flanco positivo de reloj
14
    Si Rst = 
15
    o\_Bus\_Datos\_S \le 0;
16
    o\_Bus\_Direccion\_Datos \le 0;
17
    o\_Lectura\_Escritura <= 0;
18
    De lo contrario
19
       Caso (Control_Salida)
20
         Caso 0: //No Operacion
21
            o\_Bus\_Datos\_S <= 0;
22
            o\_Bus\_Direccion\_Datos <= 0;
23
            o\_Lectura\_Escritura <= 0;
24
25
         Caso 1: // LOAD_Registro
26
            o\_Bus\_Datos\_S \le 0;
27
            o_Bus_Direction_Datos <= RY;</pre>
28
            o\_Lectura\_Escritura <= 0;
29
         end
30
         Caso 2: // STORE_Num
31
            o\_Bus\_Datos\_S \le Num8b;
32
            o_Bus_Direction_Dates <= RX;</pre>
33
            o\_Lectura\_Escritura <= 1;
34
         end
35
         Caso 3: // STORE_Registro
36
            o Bus Direccion Datos <= RX;
37
            o\_Bus\_Datos\_S \le RY;
38
            o\_Lectura\_Escritura <= 1;
39
         end
40
         Otro caso
41
            o\_Bus\_Datos\_S \le 0;
42
            o\_Bus\_Direccion\_Datos <= 0;
43
            o\_Lectura\_Escritura <= 0;
44
      Fin del caso
45
     end
46
    end
47
    Fin
```

# Mux1



Diagrama 8. Mux1.

### Descripción de Señales de Entrada

| Beschpoloti de Condice de Entrada |                  |                                                                                                             |
|-----------------------------------|------------------|-------------------------------------------------------------------------------------------------------------|
| Nombre de la señal                | Tamaño<br>(bits) | Descripción                                                                                                 |
| Mover                             | 8                | Transfiere los datos de RY para ser almacenados en RX                                                       |
| Guardar_PC                        | 8                | In Transfiere los datos almacenados en el PC para ser<br>almacenados en R7.                                 |
| i_Bus_Datos_E                     | 8                | Transfiere los datos provenientes de la memoria de datos a los registros                                    |
| Num8b                             | 8                | Contiene al número que va a ser almacenado de forma<br>inmediata en los registros                           |
| Resultado                         | 8                | Señal que transporta el resultado obtenido de las operaciones<br>realizadas por el ALU.                     |
| Selec                             | 3                | Señal que permite seleccionar el dato que entra al banco de<br>registros para escribirse en algún registro. |
|                                   |                  |                                                                                                             |

Tabla 12. Descripción de Señales de Entrada.

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                                              |
|--------------------|------------------|--------------------------------------------------------------------------|
| Dat                | 8                | Transfiere los 8 bits que va a ser almacenados en el banco de registros. |

Tabla 13. Descripción de Señales de Salida

#### Descripción Funcional

```
Inicio
2
    //Entradas y salidas
3
    Entrada [7:0] Resultado,
    Entrada [7:0] Num8b,
4
5
    Entrada [7:0] i_Bus_Datos_E,
6
    Entrada [7:0] Guardar_PC,
    Entrada [7:0] Mover,
8
    Entrada [2:0] Selec,
    Salida [7:0] Dat;
10
11
    Caso (Selec)
12
    Caso 0:
13
       Dat <= Guardar_PC;
14
    Caso 1:
15
       Dat \le i\_Bus\_Datos\_E;
16
    Caso 2:
17
       Dat \le Num8b;
18
    Caso 3:
19
       Dat <= Resultado;
20
    Caso 4:
21
       Dat \le Mover;
22
    Otro caso:
23
       Dat \leq 0;
24
    Fin del cso;
25
    Fin
```

Pseudocódigo 6. Mux1.

# ConNum



Diagrama 9. ConNum.

### Descripción de Señales de Entrada

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                  |
|--------------------|------------------|----------------------------------------------|
| Num                | 3                | Señal que contiene al valor de num en 3 bit. |

Tabla 14. Descripción de Señales de Entrada.

### Descripción de Señales de Salida

| Nombre de la señal | Tamaño<br>(bits) | Descripción                                    |  |
|--------------------|------------------|------------------------------------------------|--|
| Num8b              | 8                | Transporta el valor de num contenido en 8 bits |  |

Tabla 15. Descripción de Señales de Salida.

### Descripción Funcional

Pseudocódigo 7. ConNum.

# Implementación y Simulación

### Microcontrolador de 8 Bits

Una vez que vivado nos notifica que no existen errores en la codificación del miccontrolador, colocando nuestro cursor hacia la izquierda podemos observar el icono de run implementación, donde al seleccionarlo nos muestra la implementación de nuestro microcontrolador de 8 bits.



Implementación 1. Microcontrolador de 8 Bits.

Fecha de Entrega: 18 noviembre 2020

El esquema muestra el diagrama de caja negra que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar cada uno de los bloques que internamente constituyen al microcontrolador de 8 bits, así mismo sus señales de entrada, salida y conexiones que lo conforman.



Esquema 1. Microcontrolador de 8 Bits.

Después de haber realizado la implementación del microcontrolador de 8 bits, nos dirigimos al apartado de project summary, deslizando la barra de desplazamiento verticalmente hasta su límite nos muestra en la parte inferior la gráfica y tabla de utilización.

| Resource | Utilization | Available | Utilization % |
|----------|-------------|-----------|---------------|
| LUT      | 223         | 20800     | 1.07          |
| FF       | 89          | 41600     | 0.21          |
| 10       | 44          | 106       | 41.51         |
| BUFG     | 1           | 32        | 3.13          |

Tabla 16. Utilización del Microcontrolador de 8 Bits.



Simulación 1. Microcontrolador de 8 Bits.

### Unidad de Control

El esquema 2 muestra el diagrama que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar el bloque correspondiente a la unidad de control, así como sus señales de entrada y salida.



Esquema 2. Unidad de Control.

La Unidad de control que diseñamos recibe una única entrada a través de un bus de 9 bits, para probar su funcionamiento simulamos 8 diferentes combinaciones para dicho bus donde cada combinación realiza una de las instrucciones asignadas en nuestro set de instrucciones. La instrucción a ralizar está determinada por los 3 bit más significativos del bus i\_instrucciones\_tb.

La primera instrucción simulada fue la no operación. Asignándo el valor de 000 en el bus de i\_instrucciones\_tb obtenemos en las salidas valores de 0 excepto en la salida Selec\_tb donde obtenemos un 7 ya que así lo establecimos como valor por defecto para cuando se realice esta instrucción y todas aquellas donde no sea necesario escribir en el banco de registros.

La segunda instrucción simulada con la instrucción 054 representa una carga de un numero en un registro, es por ello que en la señal Num\_tb se muestra un 4 ya que este es el número a cargar mientras que en la señal R\_W aparece la dirección del registro, la señal E\_N\_tb cambia su valor a 1 para habilitar la escritura en los registros y en la señal Selec\_tb cambia a 2.

La instrucción 09d es una carga en los registros del dato que llegue a través del bus de entrada de datos. Con R\_W\_tb se selecciona el registro 3 donde se va a cargar el dato, Selec\_tb cambia a 1, Control\_Salida\_tb pasa de 0 a 1 ya que esta se encargará de controlar al bloque control de bus. La señal RegXY\_tb muestra las direcciones de los registros que se van a estar leyendo siendo en este caso el registro 0 y el registro 5.

La instrucción 0f7 es una instrucción de almacenamiento de un numero en la dirección de memoria seleccionada a través de los 3 bit más significativos de RegXY\_tb, observamos que el número es un 7 y el registro seleccionado es el 6.

Con la instrucción 125 tenemos un almacenamiento del contenido de un registro en la dirección de memoria determinada por otro registro, la señal RegXY\_tb indica la dirección de los registros a leer, para este caso los registros 4 y 5. Con la señal Control\_Salida\_tb controlando a al Control de Bus se determinará las salidas hacia las memorias.

La siguiente instrucción asignada con el valor de 179 es la instrucción para mover los datos de un registro a otro, bit más significativo de RegXY\_tb son la dirección del registro a mover y R\_W\_tb es la dirección del registro donde se va a escribir. Entonces tenemos que se va a mover el contenido del registro 1 al registro 7.

Para simular una operación de resta designamos la instrucción con el valor de 199. En la señal de Operacion\_tb notamos un valor de 9 el cual corresponde a la resta. En RegXY\_tb aparece seleccionadas las direcciones de los registros 0 y 3 que serán los operandos del ALU.

Finalmente, la instrucción 1d0 representa un salto condicional. La condición seleccionada es la 0 aunque se presenta como 8 debido al bit que usaremos como habilitador de la Unidad\_de\_Salto. En RegXY\_tb se muestra la dirección del registro 2 ya que es donde la instrucción indica que se debe saltar al PC.



Simulación 2. Unidad de Control.

# Banco de Registros

El esquema 3 muestra el diagrama que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar el bloque correspondiente al banco de registro, así como sus señales de entrada y salida.



Esquema 3. Banco de Registros.

En el banco de registros cada ciclo de reloj se estará realizando una acción, ya sea almacenar un dato o simplemente leer lo que hay en sus registros.

Durante el primer ciclo de reloj el reset está activo y a las entradas aún no se les asigna un valor.

Durante el segundo ciclo el reset se desactiva. En la entrada Dat\_tb tenemos un valor de 05 y como la señal E\_N\_tb está en 1 significa que guardaremos ese dato en el registro 1 ya que es el que indica la señal R\_W\_tb. En dato se guarda en los registros durante el flanco positivo de reloj y se muestra en la posición 2 de la señal Registros. La entrada RegXY\_tb determina los registros que se mostraran en las salidas RX\_tb y RY\_tb, estos son los registros 7 y 6 pero al contener como dato 0 las salidas muestran este mismo valor.

Durante el tercer ciclo de reloj el dato en Dat\_tb cambia a 06 y se guarda durante el flanco positivo de reloj en el registro 2. En la salida RX\_tb sale el dato contenido en el registro 1 el cual es 05 y en RY\_tb el dato en el registro 6 que es 0.

Durante el cuarto ciclo de reloj se guarda el dato 07 en el registro 4. En la salida RX\_tb y en la salida RY\_tb se tiene el dato 06 guardado originalmente en el registro 2.

Para el quinto ciclo de reloj la señal E\_N\_tb pasa de 1 a 0 por lo que independientemente del dato que se encuentre en Dat\_tb y de la dirección que indique R\_W\_tb no se guardara nada en los registros. De la entrada RegXY\_tb tenemos la dirección de los registros 4 y 5 cuyos datos será leído a través de las salidas RX\_tb y RY\_tb respectivamente.

En el sexto ciclo de reloj tampoco se guarda ningún dato en los registros y solo se leen los datos de los registros 1 y 2 por lo que en RX\_tb se muestra 05 y en RY\_tb aparece un 06.



Simulación 3. Banco de Registros.

#### Unidad de Saltos

El esquema 4 muestra el diagrama que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar el bloque correspondiente a la unidad de saltos, así como sus señales de entrada y salida.



Esquema 4. Unidad de Saltos.

En la simulación de la unidad de saltos probamos las 8 posibles condiciones asignando primero a la señal Condicion\_tb un valor de 0 para que no se evalué ninguna de las condiciones. Observamos que la salida incrementa en 1.

Posteriormente probamos la condición 0 que se muestra en 4 bits como 8 debido a que el bit más significativo permanecerá en 1 siempre que evaluemos una condición. En esta condición el valor de la salida o\_Bus\_Direction\_instrucciones\_tb tomara el valor de la señal Direccion\_de\_Salto lo cual se ve reflejado en el flanco positivo de reloj inmediato. Para Condicion\_tb igual a a se comprueba si la señal banderas es igual a 1 (bandera Z verdadera), como la condición se cumple nuevamente la salida toma el valor de Direccion\_de\_Salto.

Por otra parte, cuando Condicion\_tb es igual a b se comprueba justo lo contrario que en la condición anterior, es decir, que banderas no sea igual a 1. Como la condición no se cumple la señal de salida aumenta en 1.

El resto de las condiciones evaluadas a partir de la señal Condicion\_tb siguen el mismo patrón que las mencionadas anteriormente con la diferencia de que se comprueban valores distintos para la señal banderas. Cada que la condición se cumple se cambia el valor de la salida a distintos valores de Direccion\_de\_Salto de lo contrario el valor de la salida o\_Bus\_Direcion\_instrucciones\_tb incrementa en 1.



Simulación 4. Simulación de Unidad de Saltos.

#### **ALU**

El esquema 5 muestra el diagrama que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar el bloque correspondiente a la ALU, así como sus señales de entrada y salida.



Esquema 5. ALU.

De acuerdo a nuestro set de instrucciones la unidad aritmético lógica debe de ser capaz de realizar 8 operaciones distintas de las cuales 2 son operaciones aritméticas, 2 de desplazamiento y 4 lógicas.

La unidad aritmético lógica o ALU tiene 2 entradas que corresponden cada una a uno de los operandos con los que se va a realizar una operación, una tercera entrada permite controlar si se va a realizar o no una operación, en caso de que se vaya a realizar también indica la operación.

Mediante la presente simulación comprobamos el funcionamiento de cada una de las operaciones que son posible ejecutar en nuestra ALU. Para la simulación utilizamos los mismos valores para cada operando y a partir de estos realizamos una operación distinta cada 10ns. El valor establecido para un operando está determinado en la señal R0\_tb como 05 y el segundo operando está establecido en RX\_tb con un valor de 03. Como primer valor para la señal de entrada Operación\_tb tenemos 0, es decir, no se va a realizar ninguna operación por lo tanto tenemos un resultado de 0.

La segunda operación a realizar es la operación 0 del set de instrucciones la cual representa una suma, el resultado de sumar los operandos se muestra en la salida Resultados\_tb, el resultado es correcto ya que muestra un valor de 08. La salida Bandera\_tb vale 0 dabido a que el resultado no presenta ningún acarre, tampoco se trata de un numero negativo o un cero.

La operación 1 establecida en la entrada Operación\_tb como 8 es una resta entre 05 y 03, el resultado es 02 por lo que es correcto. Nuevamente no se activa ninguna bandera.

La operación 2 indicada como a es un desplazamiento a la izquierda del valor 05 de 03 posiciones. El resultado es 28.

La operación 3 indicada como b es un desplazamiento de 03 posiciones a la derecha del valor 05. Como los bits menos significativos se desplazan a la derecha quedan únicamente ceros por lo que la bandera cero se activa.

La operación 4 correspondiente al valor c de Opercion\_tb es la operación lógica de negación o NOT del valor 03, al negar cada bit obtenemos un resultado de fc, se produce un

acarreo y el dato cambia de positivo a negativo por lo que se activan las banderas correspondientes.

La quinta operación definida con el valor d corresponde a la AND, el resultado es 01 por lo que tampoco se activa una bandera.

La sexta operación definida por el valor e es un OR entre los operandos, el resultado es de 07 y tampoco se activa ninguna bandera.

Finalmente, la operación 7 es un XOR entre 05 y 03 que como resultado da 06 sin activar ninguna bandera.



Simulación 5. ALU.

#### Control de Bus

El esquema 6 muestra el diagrama que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar el bloque correspondiente al control de bus, así como sus señales de entrada y salida.



Esquema 6. Control de Bus.

En la siguiente simulación mostramos el funcionamiento de la unidad de control. Aparte de las señales de reloj y reset, este bloque tiene 4 señales de entrada de las cuales 3 contendrán datos que serán trasferidos a las salidas mientras que la señal de entrada Control\_Salida\_tb controlara el destino de los datos de entrada.

Cuando la señal Control\_Salida\_tb vale 0 significa que en las 3 salidas se mantendrán en 0.

Cuando la señal Control\_Salida\_tb vale 1 el dato en la entrada RY\_tb saldrá a través de la salida o\_Bus\_Direccion\_Datos mientras que las demás salidas conservan un valor de 0.

Al cambiar la señal Control\_Salida\_tb a 2 el dato en la entrada Num8b\_tb saldrá por la salida o\_Bus\_Datos\_S mientras que el dato en Rx\_tb lo obtendremos en la salida o\_Bus\_Direccion\_Datos. Ahora la señal o\_Lectura\_Escritura pasa de 0 a 1.

Finalmente cuando Control\_Salida\_tb es igual a 3 tendremos en la salida o\_Bus\_Datos\_S el dato en RY\_tb y en la salida o\_Bus\_Direccion\_Datos al dato de la entrada RX\_tb, la señal o\_Lectura\_Escritura toma valor de 1.



Simulación 6. Control de Bus.

#### Mux1

El esquema 7 muestra el diagrama que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar el bloque correspondiente al mux1, así como sus señales de entrada y salida.



Esquema 7. MUx1.

En la simulación correspondiente al multiplexor se realizaron distintas pruebas para comprobar el correcto funcionamiento del multiplexor el cual direccionar una sola entrada hacia la salida ya que tendremos más de una entrada y solo una sola salida. esto se lleva acabó gracias al selector de entradas.

Por lo que en nuestro caso contamos con 6 entradas, las cuales 5 corresponden a datos (Guardar\_PC, i\_Bus\_Datos\_E, Num8b, Resultado y Mover) y la sexta entrada pertenece al selector (selec). Por lo que tenemos una sola salida llamada Dat la cual dependerá del selector como ya mencionamos anteriormente.

La primera prueba consistió en darle un valor de 0 al selector (selec), lo que permite direccionar la entrada Guardar\_PC (Datos\_0) en la salida Dat. Es por eso que se puede visualizar el valor de Guardar\_PC en la salida

Para posteriormente modificar el valor de selec a 1, para direccionar ahora la entrada i\_Bus\_Datos\_E (Datos\_1) en la salida.

Luego volvimos a remplazar el valor de selec por un 2 lo que provoca un direccionamiento de la entrada Num8b (Datos\_2) hacia la salida.

En la cuarta prueba se actualizo el valor del selector a 3, lo que provoco que la salida tomara el valor de la entrada Resultado (Datos\_3).

En la prueba 5 la entrada selec toma el valor de 4 por lo que se ve reflejado en la salida Dat el valor de la entrada Mover(Datos\_4).

En este punto ya no tenemos entradas que direccionar y el selector está definido con un tamaño de 3 bits, es así que tenemos 2^3 combinaciones o datos a seleccionar es por eso que al elaborar el mux declaramos un default donde entran las combinaciones sobrantes. Por lo que en la simulación es posible visualizar que al colocarle un valor de 5 y 6 al sector la salida es 0 ya que así está definido en el default de nuestra descripción del bloque mux.

Por ultimo volvimos a colocar un valor de 1 al selector por lo que la salida Dat vuelve a tomar el valor de la entrada i\_Bus\_Datos\_E.



Simulación 7. Mux1.

#### ConNum

El esquema 8 muestra el diagrama que nos proporciona vivado en el apartado de esquemático, en el cual se logra apreciar el bloque correspondiente al ConNum, así como sus señales de entrada y salida.



Esquema 8. ConNum.

El bloque ConNum es muy sencillo y fácil de comprender ya que su tarea es agregar o concatenar seis 0 a la señal Num de 3 bits con la finalidad de convertir dicha señal en una de 8 bits.

Este bloque solo tiene una señal de entrada de 3 bits que se llama VNum y una salida de 8 bits llamada VNum8b. Por lo en la simulación se ingresaron valores del 0-7 en la entrada para comprobar que en la salida se pueda visualizar el mismo número, pero ahora convertido a 8 bits.



### Conclusión

Con el desarrollo del presente proyecto aprendimos a diseñar nuestro propio microcontrolador a partir del set de instrucciones específico. Para ello fue necesario comprender el funcionamiento de los microprocesadores, de la manera en que se integran dentro de una computadora y de sus capacidades. Dado que nuestro microprocesador es de arquitectura tipo Harvard y con un set de instrucciones tipo RISC fue necesario aprender las diferencias que hay entre las distintas arquitecturas y tipos de set de instrucciones. Aprendimos como es la manera en que se lleva a cabo la ejecución de instrucciones en los microprocesadores, los modos de direccionamiento de datos, arquitecturas, así mismo nos fue de utilidad para reforzar aquellos conocimientos anteriormente adquiridos en la materia de electrónica digital, principalmente en la elaboración de registros, maquias de estado, decodificadores, entre otros que nosotros como estudiantes no dominábamos todavía.

Comenzar nuestro procesador a partir de un set de instrucciones especifico facilito mucho la elaboración del microprocesador, ya que elaborar un set de instrucciones, es un trabajo que requiere mucho tiempo y planeación, otro factor importante que nos fue de utilidad fue aplicar la metodología top down ya que de esta manera nos asegurarnos de tener los componentes necesarios para cumplir con nuestro set de instrucciones a través de prueba y error, pudimos identificar soluciones a los problemas que presentaban nuestros diseños iniciales y así una vez terminado el diseño general del microcontrolador fuera más sencillo realizar las descripciones funcionales de cada componente y sobre todo facilitar la codificación.

# Referencias

- [1] Ecured.cu. 2020. *Microcontrolador Ecured*. [online] Available at:

  <a href="https://www.ecured.cu/Microcontrolador">https://www.ecured.cu/Microcontrolador</a>> [Accessed 18 November 2020].
- [2] "Estructura de computadores", *Cv.uoc.edu*, 2020. [Online]. Available: http://cv.uoc.edu/annotation/8255a8c320f60c2bfd6c9f2ce11b2e7f/619469/PID\_00218274/PID\_00218274.html#w31aab5c13. [Accessed: 18- Nov- 2020].
- "1.3 Principios de Arquitectura RISC", *Cidecame.uaeh.edu.mx*, 2020. [Online]. Available: http://cidecame.uaeh.edu.mx/lcc/mapa/PROYECTO/libro20/13\_principios\_de\_arquitectura\_risc.html. [Accessed: 18- Nov- 2020].
- "Sistema digital y sistema analógico: diferencias, ventajas y desventajas", *Diferenciador*, 2020. [Online]. Available: https://www.diferenciador.com/sistema-digital-y-sistema-analogico/. [Accessed: 18- Nov- 2020].
- "Google Traductor", *Translate.google.com*, 2020. [Online]. Available:

  https://translate.google.com/translate?hl=es419&sl=en&u=https://www.prowesscorp.com/what-is-fpga/&prev=search&pto=aue.
  [Accessed: 18- Nov- 2020].
- [6] ".::VERILOG TUTORIAL VERILOG::.", *Matpic.com*, 2020. [Online]. Available: http://www.matpic.com/esp/vhdl/verilog.html. [Accessed: 18- Nov- 2020].
- [7] "Combinational and Sequential Circuits GeeksforGeeks", GeeksforGeeks, 2020. [Online].
  Available: https://www.geeksforgeeks.org/combinational-and-sequential-circuits/.
  [Accessed: 18- Nov- 2020].

# Apéndice A Códigos en Verilog

## Micro\_UAZ\_8Bits\_2020

```
module Micro_UAZ_8Bits_2020(
2
       input Clk,
3
      input Rst,
4
      input [8:0] i_Instrucciones,
5
      input [7:0] i_Bus_Datos_E,
6
      output [7:0] o_Bus_Datos_S,
7
      output [7:0] o_Bus_Direccion_Datos,
8
      output o_Lectura_Escritura,
9
      output [7:0] o_Bus_Direcciones_Instrucciones
10
      );
11
12
       wire [1:0] Control_Salida;
13
      wire [2:0] Num;
14
      wire [2:0] Selec;
15
      wire [5:0] RegXY;
16
      wire [2:0]R_W;
17
      wire E_N;
18
      wire [3:0] Operacion;
19
      wire [3:0] Condicion;
20
      wire [7:0] Num8b;
21
      wire [7:0] Resultado;
22
      wire [7:0] Dat;
23
       wire [7:0] RX;
24
       wire [7:0] RY;
25
       wire [2:0] Banderas;
26
27
       Unidad_de_Control Bloque_1(
28
         .i_Instricciones(i_Instricciones),
29
         .Control_Salida(Control_Salida),
30
         .Num(Num),
31
         .Selec(Selec),
32
         .RegXY(RegXY),
33
         .R_W(R_W),
34
         .E_N(E_N)
```

```
35
         .Operacion(Operacion),
36
         .Condicion(Condicion)
37
      );
38
39
      ConNum Bloque_2 (
40
         .Num(Num),
41
         .Num8b(Num8b)
42
      );
43
44
      Mux1 Bloque_3(
45
         .Resultado(Resultado),
46
         .Num8b(Num8b),
47
        .i_Bus_Datos_E(i_Bus_Datos_E),
48
         .Guardar_PC( o_Bus_Direcciones_Instrucciones),
49
         .Mover(RY),
50
         .Selec(Selec),
51
         .Dat(Dat)
52
      );
53
54
      Banco_de_Registros Bloque_4 (
55
         .Clk(Clk),
56
         .Rst(Rst),
57
        .Dat(Dat),
58
         .RegXY(RegXY),
59
        .R_W(R_W),
60
         .E_N(E_N),
61
         .RX(RX),
62
         .RY(RY),
63
      );
64
65
      ALU Bloque_5 (
66
         .RO(RY),
67
        .RX(RX),
        .Operacion(Operacion),
68
69
        . Resultado (Resultado),
70
         .Banderas(Banderas)
71
      );
72
73
      Unidad_de_Saltos Bloque_6(
```

```
74
        .Clk(Clk),
75
         .Rst(Rst),
76
        .Direccion_de_Salto(RX),
77
         .Banderas(Banderas),
78
        .Condicion(Condicion),
79
        .o_Bus_Direcciones_Instrucciones(o_Bus_Direcciones_Instrucciones)
80
      );
81
82
      Control_de_Bus Bloque_7 (
83
         .Clk(Clk),
84
         .Rst(Rst),
85
         .Num8b(Num8b),
86
        .Control_Salida(Control_Salida),
87
        .RY(RY),
88
        .RX(RX),
        .o_Bus_Datos_S(o_Bus_Datos_S),
89
90
        .o_Bus_Direccion_Datos(o_Bus_Direccion_Datos),
91
        .o_Lectura_Escritura(o_Lectura_Escritura)
92
      );
93
94
    endmodule
```

Código 1. Microcontrolador de 8 Bits.

#### Unidad\_de\_Control

```
1
     module Unidad de Control(
2
            input [8:0] i_Instricciones,
3
            output reg E_N,
4
            output reg [2:0] R_W,
5
            output reg [2:0] Selec,
6
            output reg [2:0] Num,
7
            output reg [2:0] Condicion,
            output reg [3:0] Operacion,
8
9
            output reg [1:0] Control_Salida,
10
            output reg [5:0] RegXY
11
     );
12
13
14
     always @(i_Instricciones)begin
15
                           case(i_Instricciones[8:6]) //Evalua la instruccion a realizar
16
                                  3'b001: begin // LOAD Num
17
                                         E_N <= 1;
18
                                         R_W \le i_{Instricciones[5:3]};
19
                                         Selec <= 3'b010;
20
                                         Num \le i_{Instricciones[2:0]};
21
                                         Condicion <= 4′b0000:
22
                                         Operacion \le 4'b00000;
23
                                         Control Salida \leq 2'b00;
24
                                         RegXY <= 6'b0000000;
25
                                  end
26
                                  3'b010: begin //LOAD EN RX
27
                                         E_N <= 1;
28
                                         R_W \le i_{Instricciones[5:3]};
                                         Selec <= 3'b001;
29
30
                                         Num <= 3'b0000;
31
                                         Condicion \leq 4'b00000;
32
                                         Operacion <= 4'b0000;
33
                                         Control Salida \leq 2'b01;
34
                                         RegXY[5:3] <= 3'b000;
35
                                         RegXY[2:0] \le i_Instricciones[2:0];
36
                                  end
37
                                  3'b011: begin // STORE Num
38
                                         E_N <= 0;
39
                                         R_W <= 3'b000;
40
                                         Selec <= 3'b111;
41
                                         Num \le i_{Instricciones[2:0]};
42
                                         Condicion \le 4'b00000;
```

```
43
                                        Operacion \le 4'b0000;
44
                                        Control\_Salida \le 2'b10;
45
                                        RegXY[5:3] \le i_Instricciones[5:3];
46
                                        RegXY[2:0] <= 3'b000;
47
                                 end
48
                                 3'b100: begin //STORE [RY] en RX
49
                                        E_N <= 0;
50
                                        R \ W <= 3'b000;
51
                                        Selec <= 3'b111;
52
                                        Num <= 3'b000;
53
                                        Condicion \le 4'b00000;
54
                                        Operacion \le 4'b00000;
55
                                        Control\_Salida \le 2'b11;
56
                                        RegXY \le i\_Instricciones[5:0];
57
                                 end
58
                                 3'b101: begin // Move
59
                                        E_N <= 1;
60
                                        R_W \le i_{Instricciones[5:3]};
61
                                        Selec <= 3'b100;
62
                                        Num <= 3'b000;
63
                                        Condicion <= 4'b0000;
64
                                        Operacion \le 4'b00000;
65
                                        Control\_Salida \le 2'b00;
66
                                        RegXY[5:3] <= 3'b000;
67
                                        RegXY[2:0] \le i\_Instricciones[2:0];
68
                                 end
69
                                 3'b110: begin //Math
70
                                        E_N <= 1;
71
                                        R \ W <= 3'b0000;
72
                                        Selec <= 3'b011;
73
                                        Num <= 3'b000;
74
                                        Condicion <= 4'b0000;
75
                                        Operacion[2:0] \le i_Instricciones[2:0];
76
                                        Operacion[3] <= 1;
77
                                        Control\_Salida \le 2'b00;
78
                                        RegXY[5:3] \le i_Instricciones[5:3];
79
                                        RegXY[2:0] <= 3'b000;
80
                                 end
81
                                 3'b111: begin //Jump
82
                                        //E_N <= 0;
83
                                        R_W <= 3'b111;
84
                                        Num <= 3'b000;
85
                                        Condicion[2:0] \le i_{Instricciones[2:0]};
86
                                        Condicion[3] \le 1;
87
                                        Operacion <= 4'b0000;
```

```
88
                                       Control\_Salida \le 2'b00;
89
                                       RegXY[5:3] \le i\_Instricciones[5:3];
                                       RegXY[2:0] <= 3'b000;
90
91
                                              if(i\_Instricciones[2:0] == 2'b001)begin
92
                                                     E_N <= 1;
93
                                                     Selec \le 0;
94
                                              end
95
                                              else begin
                                                  E_N <= 0;
96
97
                                                  Selec \le 7;
98
                                              end
99
                                end
100
                                default begin //NO Operacion
101
                                       E_N <= 0;
102
                                       R_W <= 3'b000;
103
                                       Selec <= 3'b111;
                                       Num <= 3'b000;
104
105
                                       Condicion <= 4'b0000;
                                       Operacion <= 4′b0000;
106
                                       Control\_Salida \le 2'b00;
107
                                       RegXY <= 6'b0000000;
108
109
                                end
110
                         endcase
111
                   end
112 endmodule
```

Código 2. Unidad de Control.

## Banco\_de\_Registros

```
module Banco_de_Registros (
1
2
           input Clk,
3
           input Rst,
4
           input [7:0] Dat,
5
           input [5:0] RegXY,
6
           input [2:0] R_W,
7
           input E_N,
8
           output [7:0] RX,
9
           output [7:0] RY
10
    );
11
12
    reg [7:0] Registro[0:7];
13
           always @(posedge Clk)
14
15
           begin
16
                   if(Rst) begin
17
                          Registro[0] \le 0;
18
                          Registro[1] \le 0;
19
                          Registro[2] \le 0;
20
                          Registro[3] \le 0;
21
                          Registro[4] \le 0;
22
                          Registro[5] \le 0;
23
                          Registro[6] \le 0;
24
                          Registro[7] \leq 0;
25
26
                  end
27
                  else if(E_N)
28
                          Registro[R_W] \le Dat;
29
           end
30
           assign RX = Registro[RegXY[5:3]];
31
           assign RY = Registro[RegXY[2:0]];
32
    endmodule
```

Código 3. Banco de Registros

#### **ALU**

```
module ALU(
2
    input [7:0] RX,
3
    input [7:0] RO,
    input [3:0] Operacion,
4
    output [7:0] Resultado,
5
    output [2:0] Banderas);
6
7
8
    reg [8:0] A Resultado = 0;
9
    always@(RX,Operacion)
11
    begin
      if(Operacion[3] == 1) begin
12
13
         case (Operacion[2:0])
           3'b000: begin
14
15
             AResultado \le R0 + RX;
16
           end
           3'b001: begin
17
18
             AResultado <= R0 - RX;
19
           end
           3'b010: begin
20
21
             AResultado[7:0] <= R0 << RX;
22
           end
           3'b011: begin
23
24
             AResultado <= RO >> RX;
25
           end
26
           3'b100: begin
```

```
27
             AResultado <= \sim RX;
28
           end
29
           3'b101: begin
30
             AResultado \le R0 \& RX;
31
           end
           3'b110: begin
32
             AResultado <= R0 / RX;
33
34
           end
           3'b111: begin
35
             AResultado <= R0 ^ RX;
36
37
           end
38
         endcase
39
      end
      else begin
40
41
        AResultado <= AResultado;
      end
42
43
    end
      assign Resultado = AResultado[7:0];
44
      assign\ Banderas[0] = \&(\sim AResultado);
45
46
      assign\ Banderas[1] = AResultado[8];
47
      assign\ Banderas[2] = AResultado[7];
    endmodule
```

Código 4. ALU.

### Unidad\_de\_Saltos

```
module Unidad_de_Saltos (
2
             input Clk,
3
             input Rst,
4
               input [7:0] Direccion_de_Salto,
5
               input [2:0] Banderas,
            input [2:0] Condicion,
6
            output reg[7:0] o_Bus_Direcciones_Instrucciones
8
10
      always @(posedge Clk)
11
      begin
12
         if(Rst) begin
13
           o_Bus_Direcciones_Instrucciones <= 0;
14
        end
15
        else begin
16
          if(Condicion[3] == 1) begin
             case (Condicion[2:0])
17
18
                3'b000: begin
19
                  o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;
20
                end
21
                3'b001: begin
22
                  o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
23
24
                3'b010: begin //Z
25
                    if(Banderas[0])
26
                        o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
27
28
                        o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
29
                    end
30
                3'b011: begin //~Z
                    if(\sim Banderas[0])
31
32
                        o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
33
34
                        o_Bus_Direcciones_Instrucciones <= o_Bus_Direcciones_Instrucciones + 1;
35
                    end
36
                3'b100: begin //C
37
                    if(Banderas[1])
38
                        o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
39
40
                        o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
41
                    end
42
                3'b101: begin //~C
43
                    if(~Banderas[1])
44
                        o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;
45
46
                        o_Bus_Direcciones_Instrucciones <= o_Bus_Direcciones_Instrucciones + 1;
47
                    end
48
                3'b110: begin //N
49
                    if(Banderas[2])
50
                        o_Bus_Direcciones_Instrucciones <= Direccion_de_Salto;</pre>
51
52
                        o_Bus_Direcciones_Instrucciones <= o_Bus_Direcciones_Instrucciones + 1;
                    end
```

```
3'b111: begin //~N
55
                    if(~Banderas[2])
56
                       o\_Bus\_Direcciones\_Instrucciones <= Direccion\_de\_Salto;
57
58
                       o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
59
                    end
60
            endcase
61
          end
          else begin
62
63
            o\_Bus\_Direcciones\_Instrucciones <= o\_Bus\_Direcciones\_Instrucciones + 1;
64
         end
65
        end
66
      end
67
      endmodule
```

Código 5. Unidad de Saltos.

### Control\_de\_Bus

```
module Control_de_Bus (
2
    input Clk,
3
    input Rst,
4
    input [1:0] Control Salida,
5
    input [7:0] Num8b,
6
    input [7:0] RX,
7
    input [7:0] RY,
8
    output reg[7:0] o_Bus_Datos_S,
9
    output reg[7:0] o_Bus_Direccion_Datos,
10
    output reg o_Lectura_Escritura);
11
12 always@(posedge Clk)
13
    begin
   if (Rst)
14
15 begin
16 o_Bus_Datos_S <= 0;
    o\_Bus\_Direccion\_Datos <= 0;
17
18
    o\_Lectura\_Escritura <= 0;
19
    end
20
      case (Control_Salida)
21
         2'b00: begin
22
           o\_Bus\_Datos\_S <= 0;
23
           o\_Bus\_Direccion\_Datos <= 0;
24
           o\_Lectura\_Escritura <= 0;
25
         end
26
         2'b01: begin// LOAD_Registros
27
           o\_Bus\_Datos\_S \le 0;
28
           o_Bus_Direccion_Datos <= RY;
29
           o\_Lectura\_Escritura <= 0;
30
         end
31
         2'b10: begin// STORE_Num
32
           o\_Bus\_Datos\_S \le Num8b;
33
           o_Bus_Direction_Datos <= RX;</pre>
34
           o_Lectura_Escritura <= 1;
35
         end
36
         2'b11: begin // STORE_Registro
37
           o_Bus_Direccion_Datos <= RX;
38
           o\_Bus\_Datos\_S \le RY;
39
           o_Lectura_Escritura <= 1;
40
41
         default begin
42
           o\_Bus\_Datos\_S \le 0;
```

Código 6. Control de Bus.

#### Mux1

```
module Mux1 (
2
      input [7:0] Resultado,
3
      input [7:0] Num8b,
      input [7:0] i_Bus_Datos_E,
4
5
      input [7:0] Guardar_PC,
6
      input [7:0] Mover,
7
      input [2:0] Selec,
8
      output reg[7:0] Dat);
9
      always@(Selec,Resultado,Num8b,i_Bus_Datos_E,Guardar_PC,Mover)
10
11
           begin
12
                  case (Selec)
13
                        3'b000: Dat <= Guardar_PC;
14
                        3'b001: Dat <= i\_Bus\_Datos\_E;
15
                        3'b010: Dat \leq Num8b;
16
                        3'b011: Dat <= Resultado;
17
                        3'b100: Dat <= Mover;
18
                        default: Dat <= 0;
19
                  endcase
20
      end
    endmodule
21
```

Código 7. Mux1.

# ConNum

```
      1
      module ConNum(

      2
      input [2:0] Num,

      3
      output [7:0] Num8b;

      4
      );

      5
      reg [4:0] Extencion= 5'b00000;

      7
      assign Num8b = {Extencion, Num};

      9
      10

      10
      endmodule
```

Código 8. ConNum.

# Apéndice B Testbench

## Micro\_UAZ\_8Bits\_2020\_TB

```
module Micro_UAZ_8Bits_2020_TB(
2
    );
3
      reg Clk_tb;
4
      reg Rst_tb;
5
      reg [8:0] i_Instricciones_tb;
      reg [7:0] i_Bus_Datos_E_tb;
7
      wire [7:0] o_Bus_Datos_S_tb;
8
       wire [7:0] o_Bus_Direction_Datos_tb;
9
      wire o_Lectura_Escritura_tb;
10
       wire [7:0] o_Bus_Direcciones_Instrucciones_tb;
11
12
      Micro_UAZ_8Bits_2020 DUT(
13
         .Clk(Clk\_tb),
14
         .Rst(Rst\_tb),
15
         .i_Instricciones(i_Instricciones_tb),
16
         .i_Bus_Datos_E(i_Bus_Datos_E_tb),
17
         .o_Bus_Datos_S(o_Bus_Datos_S_tb),
18
         .o_Bus_Direccion_Datos(o_Bus_Direccion_Datos_tb),
19
         .o_Lectura_Escritura(o_Lectura_Escritura_tb),
20
         .o_Bus_Direcciones_Instrucciones(o_Bus_Direcciones_Instrucciones_tb)
21
      );
22
23
      initial
24
      begin
25
         Clk\ tb <= 0;
26
         Rst_tb \le 1;
```

```
27
        #10 Rst_tb <= 0;
28
         i_Instricciones_tb <= 9'b000000001; //NO OPERACION
29
        i Bus Datos E tb \le 8'b00001010; //10 en Bus de Datos de entrada
30
        #10;
31
        i_Instricciones_tb <= 9'b001011011; //LOAD R3,#3
32
        #10:
33
        i_Instricciones_tb <= 9'b010000011; //LOAD R0,[R3]
34
        #10;
35
        i_Instricciones_tb <= 9'b011010100; //STORE #4
36
37
        i Instricciones tb <= 9'b100010111; //STORE [R2],R7
38
        #10;
39
        i_Instricciones_tb <= 9'b101011000; //MOVE R3,R0
40
        #10;
41
        i_Instricciones_tb <= 9'b110011001; //MATH R3,-
42
        #10;
43
        i_Instricciones_tb <= 9'b111011010; //JUMP [R3],2
44
        #10;
45
        i Instricciones tb <= 9'b001010111; //LOAD R2,#7
46
        #10;
47
        i_Instricciones_tb <= 9'b110010000; //MATH R2,+
48
        #10;
49
        i_Instricciones_tb <= 9'b111010001; //JUMP [R2],1
50
        #10;
51
52
      end
53
      always@(Clk_tb) begin
54
         #5 Clk_tb<=~Clk_tb;
55
      end
56 endmodule
```

### Unidad\_de\_Control\_TB

```
module Unidad_de_Control_TB(
2
3
               reg [8:0] i_Instricciones_tb;
               wire E_N_tb;
        wire [2:0] R_W_tb;
        wire [2:0] Selec_tb;
        wire [2:0] Num_tb;
        wire [3:0] Condicion_tb;
        wire [3:0] Operacion_tb;
10
               wire [1:0] Control_Salida_tb;
11
               wire [5:0] RegXY_tb;
12
13
               Unidad_de_Control DUT(
14
           .i\_Instricciones(i\_Instricciones\_tb),
15
           .E_NE_N_tb),
16
           .R_W(R_W_tb),
           .Selec(Selec_tb),
17
18
           .Num(Num\_tb),
19
           .Condicion(Condicion_tb),
20
           .Operacion(Operacion_tb),
21
           .Control_Salida(Control_Salida_tb),
22
           .RegXY(RegXY\_tb)
23
24
25
        initial
26
        begin
27
           i_Instricciones_tb <= 9'b000000000; //No operacion
28
29
           i_Instricciones_tb <= 9'b001010100; // Cargar en R2 el #4
30
           #<del>10</del>;
31
           i_Instricciones_tb <= 9'b010011101; // Cargar datos de [R5] en R3
32
33
           i_Instricciones_tb <= 9'b011110111; // Almacenar en [R6] el #7
34
35
           i_Instricciones_tb <= 9'b100100101; // Almacenar R5 en [R4]
36
37
           i_Instricciones_tb <= 9'b101111001; // Mover R1 a R7
38
39
           i_Instricciones_tb <= 9'b110011001; // Restar R0 menos R3
40
41
           i_Instricciones_tb <= 9'b111010000; // Saltar Pc a R2 si condicion 0 es verdadera
42
43
           i_Instricciones_tb <= 9'b000000000; //No operacion
44
        end
      endmodule
```

Testbench 2. Unidad de Control.

### Banco\_de\_Registros\_TB

```
1
    module Banco_de_Registros_TB(
2
      );
3
      reg Clk_tb;
4
      reg Rst_tb;
5
      reg [7:0] Dat_tb;
6
      reg [5:0] RegXY_tb;
7
      reg [2:0] R_W_tb;
8
      reg E_N_tb;
9
      wire [7:0] RX_tb;
10
      wire [7:0] RY_tb;
11
12
      Banco_de_Registros DUT (
13
         .Clk(Clk\_tb),
14
         .Rst(Rst\_tb),
15
         .Dat(Dat\_tb),
16
         .RegXY(RegXY\_tb),
17
         .R_W(R_W_tb),
18
         .E_N(E_N_tb)
19
         .RX(RX\_tb),
20
         .RY(RY_tb)
21
      );
22
23
      initial
24
      begin
25
         Clk\_tb \le 0;
26
         Rst_tb \le 1;
27
         #10 Rst tb <= 0;
28
         Dat_tb \le 8'b00000101; // Dato \ a \ guardar = 5
29
         RegXY_tb \le 6'b111110'; // Salida registros= Mover = R6, Operanto = R7
30
         R_W_tb \le 3'b001; // Escribir en R1
         E_N_tb <= 1;
31
                             // Habilitar la escritura
32
         #10;
33
         Dat_tb \le 8'b00000110; // Dato \ a \ guardar = 6
34
         RegXY\_tb \le 6'b001110; // Salida registros= Mover = R6, Operanto = R1
35
         R_W_{tb} <= 3'b010; // Escribir en R2
36
         E_N_tb <= 1;
                          // Habilitar la escritura
37
         #<u>10</u>;
38
         Dat_tb <= 8'b00000111; // Dato a guardar = 7
39
         RegXY_tb \le 6'b010010; // Salida registros= Mover = R2, Operanto = R2
40
         R_W_tb \le 3'b100; // Escribir en R4
```

```
41
         E_N_tb <= 1;
                            // Habilitar la escritura
42
         #<u>10</u>;
43
         Dat_tb <= 8'b00000011; // Dato a guardar = 3
44
         RegXY_tb <= 6'b100101; // Leer R4 Y R5
45
         R_W_tb \le 3'b110; // Escribir en R6
46
         E_N_tb \le 0; // Deshabilitar la escritura
         #<u>10</u>;
47
48
        Dat_tb <= 8'b00000111; // Dato a guardar = 7
        RegXY_tb <= 6'b001010; // Leer R1 y R2
49
50
         R_W_tb \le 3'b101; // Escribir en R5
         E_N_tb \le 0; // Deshabilitar la escritura
51
52
       end
53
      always@(Clk_tb) begin
54
         #5 Clk_tb <= \sim Clk_tb;
55
       end
56
57
    endmodule
```

Testbench 3. Banco de Registros.

#### Unidad\_de\_Saltos\_TB

```
1
    module Unidad_de_Saltos_TB(
2
      );
3
      reg Clk_tb;
4
      reg Rst_tb;
5
      reg [7:0] Direccion_de_Salto_tb;
6
      reg [2:0] Banderas_tb;
7
      reg [3:0] Condicion_tb;
8
      wire [7:0] o_Bus_Direcciones_Instrucciones_tb;
9
10
      Unidad_de_Saltos DUT (
11
         .Clk(Clk\_tb),
12
         .Rst(Rst tb)
13
         .Direccion_de_Salto(Direccion_de_Salto_tb),
14
         .Banderas(Banderas_tb),
15
         .Condicion(Condicion_tb),
16
         .o_Bus_Direcciones_Instrucciones(o_Bus_Direcciones_Instrucciones_tb)
17
      );
18
      initial
19
      begin
20
         Clk \ tb \le 0;
21
         Rst_tb \le 1;
22
         Direccion_de_Salto_tb <= 8'b00000111;
23
         Banderas_tb <= 3'b110; //Bandera de N y C activas
24
         Condicion_tb <= 4'b0000; // Condicion inhabilitada
25
         #10;
26
         Rst_tb <= 0;
27
         #10;
28
         Condicion_tb <= 4'b1000; //Evaluar condicion 0
29
         #<u>10</u>;
30
         Direccion\_de\_Salto\_tb \le 8'b00000100;
31
         Condicion_tb <= 4'b1001; //Evaluar condicion 1
32
         #10;
33
         Direccion_de_Salto_tb <= 8'b00001000;
34
         Banderas_tb <= 3'b001; //Bandera Z activa
35
         Condicion tb \le \frac{4'b1010}{(Evaluar\ condicion\ 2)}
36
         #10:
37
         Direction de Salto tb \le 8'b00000010;
38
         Condicion_tb <= 4'b1011; //Evaluar condicion 3;
39
         #10:
40
         Direccion_de_Salto_tb <= 8'b0001111;
```

```
41
         Banderas_tb <= 3'b010; //Bandera C activa
42
         Condicion_tb <= 4'b1100; //Evaluar condicion 4;
43
         #<del>10</del>;
44
         Direccion_de_Salto_tb <= 8'b00110010;
45
         Condicion_tb <= 4'b1101; //Evaluar condicion 5;
46
         #10;
47
         Condicion_tb <= 4'b1110; //Evaluar condicion 6;
48
         #10;
49
         Condicion_tb <= 4'b1111; //Evaluar condicion 7;
50
         #10;
51
         Condicion_tb <= 4'b0000; // Condicion inhabilitada
52
       end
53
       always@(Clk_tb) begin
54
         #5 Clk_tb <= \sim Clk_tb;
55
       end
56
    endmodule
```

Testbench 4. Unidad de Saltos.

#### Control\_de\_Bus\_TB

```
module Control_de_Bus_TB(
2
    );
3
       reg Clk_tb;
4
       reg Rst_tb;
5
       reg [1:0] Control_Salida_tb;
6
       reg [7:0] Num8b_tb;
7
       reg [7:0] RX_tb;
8
       reg [7:0] RY_tb;
       wire [7:0] o_Bus_Datos_S_tb;
10
       wire [7:0] o_Bus_Direction_Datos_tb;
11
       wire o_Lectura_Escritura_tb;
12
            Control_de_Bus DUT(
13
                     .Clk(Clk\_tb),
14
                    .Rst(Rst\_tb),
15
                    . Control\_Salida(Control\_Salida\_tb),
16
                    .Num8b(Num8b tb),
17
                    .RX(RX\_tb),
18
                    .RY(RY_tb),
19
                    .o_Bus_Datos_S(o_Bus_Datos_S_tb),
                    .o_Bus_Direccion_Datos(o_Bus_Direccion_Datos_tb),
20
21
                    .o_Lectura_Escritura(o_Lectura_Escritura_tb)
22
            );
23
            initial
24
            begin
25
                     Clk\_tb \le 0;
26
                    Rst tb \leq 1;
27
                     \#10 Rst_tb <= 0;
28
                    Num8b\_tb \le 8'b00000011; //Num = 3
29
                    RX_{tb} <= 8'b000011111; //RX = 15
30
                    RY \ tb \le 8'b00000001; //RY = 8
31
                    Control_Salida_tb <= 2'b00; //0 en las salidas
32
                    #<del>10</del>;
33
                    Control_Salida_tb <= 2'b01; //RY como direccion
34
                    #10;
35
                    Control_Salida_tb <= 2'b10; //Escribir Num8b en direccion RX
36
37
                     Control_Salida_tb <= 2'b11; //Escribir RY en direccion RX
38
                    #<del>10</del>;
39
            end
40
            always@(Clk_tb) begin
41
                   #5 Clk\_tb <= \sim Clk\_tb;
42
            end
43
    endmodule
```

#### ALU\_TB

```
module ALU_TB(
2
    );
3
            reg [7:0] R0_tb;
4
           reg [7:0] RX_tb;
5
           reg [3:0] Operacion_tb;
6
           wire [7:0] Resultado_tb;
7
            wire [2:0] Banderas_tb;
8
           ALU DUT(
9
                   .RX(RX\_tb),
10
                   .RO(RO\_tb),
11
                   .Operacion(Operacion_tb),
12
                   .Resultado(Resultado_tb),
13
                   .Banderas(Banderas_tb)
14
            );
15
           initial
16
           begin
17
              RX_tb <= 8'b00000011; // 3
18
              R0\_tb \le 8'b00000101; // 5
19
                   Operacion_tb <= 4'b0000; //NO OPERACION
20
                   #50; //50ns
21
                   Operacion\_tb \le \frac{4'b1000}{MRO}; //SUMA R0 + RX
22
                   #50; //50ns
23
                   Operacion\_tb \le \frac{4'b1001}{RESTAR0} - RX
24
                   #50; //50ns
25
                   Operacion_tb <= 4'b1010; //DESPLAZAMIENTO IZQUIERDA R0 << RX
                   #50; //50ns
26
27
                   Operacion tb <= 4'b1011; //DESPLAZAMIENTO DERECHA R0 >> RX
28
                  #50; //50ns
29
                  Operacion\_tb \le \frac{4'b1100}{NOT} \sim RX
30
                 #50; //50ns
31
                 Operacion\_tb \le \frac{4'b1101}{MND} RO\&RX
32
                 #50; //50ns
33
                 Operacion_tb <= 4'b1110; //OR R0/RX
34
                #50; //50ns
35
                Operacion_tb <= 4'b1111; //XOR R0^RX
36
            end
37
    endmodule
```

#### Mux1\_TB

```
module Mux1_TB(
2
     );
3
              reg [7:0] Datos_0;
4
              reg [7:0] Datos_1;
5
              reg [7:0] Datos_2;
6
              reg [7:0] Datos_3;
              reg [7:0] Datos_4;
              reg [2:0] Sel;
              wire [7:0] Salida;
10
              Mux1 DUT(
                       .Resultado(Datos_3),
11
12
                       .Num8b(Datos\_2),
13
                       .i_Bus_Datos_E(Datos_1),
14
                       .Guardar_PC(Datos_0),
15
                       .Mover(Datos_4),
16
                       .Selec(Sel),
17
                       .Dat(Salida)
18
              );
              initial
19
20
              begin
21
                       Datos_0<=8'b00010000; //Guardar_PC = 16
22
                       Datos_1<= 8'b00100000; //i_Bus_Datos_E = 32
23
                       Datos_2<= 8'b00000011; //Num8b = 3
24
                       Datos_3<= 8'b11000000; //Resultado = 192
25
                       Datos_4<= 8'b11110000; //Mover = 240
26
                       Sel <= 3'b000; //Direcciona Guardar_PC a la salida
27
                       #<del>50</del>;
28
                       Sel <= 3'b001; //Direcciona i_Bus_Datos_E a la salida
29
                       #50;
                       Sel <= 3'b010; //Direcciona Num8b a la salida
30
31
                       #<del>50</del>;
32
                       Sel <= 3'b011; //Direcciona Resultado a la salida
33
                       #<del>50</del>;
34
                       Sel <= 3'b100; //Direcciona Mover a la salida
35
36
                       Sel \le 3'b101; //Direcciona un 0 a la salida
37
                       #<del>50</del>;
38
                      Sel <= 3'b110; //Direcciona un 0 a la salida
39
                      #<del>50</del>;
40
                      Sel <= 3'b001; //Direcciona i_Bus_Datos_E a la salida
41
42
              end
43
     endmodule
```

## ConNum\_TB

```
module ConNum_TB(
1
2
    );
3
           reg [2:0] VNum;
            wire [7:0] VNum8b;
4
5
            ConNum DUT(
                   .Num(VNum),
6
7
                   .Num8b(VNum8b)
8
            );
           initial
9
10
           begin
11
                   VNum <= 3'b0000;
12
                   #<del>50</del>;
13
                   VNum <= 3'b001;
14
                   #<del>50</del>;
                   VNum <= 3'b010;
15
16
                   #50;
                   VNum <= 3'b011;
17
18
                   #<del>50</del>;
                   VNum <= 3'b100;
19
20
                   #50;
                   VNum <= 3'b101;
21
22
                   #50;
                  VNum <= 3'b110;
23
24
                  #<del>50</del>;
                  VNum <= 3'b111;
25
26
            end
27
    endmodule
```

Testbench 8. ConNum.